Ιδρυματικό Αποθετήριο
Πολυτεχνείο Κρήτης
EN  |  EL

Αναζήτηση

Πλοήγηση

Ο Χώρος μου

Least-squares iterative solution on a fixed-size VLSI architecture

T. S. Papatheodorou, Papadopoulou Eleni

Απλή Εγγραφή


URIhttp://purl.tuc.gr/dl/dias/15FC95C4-8755-4EFC-AEE9-07495E93EEF8-
Γλώσσαen-
ΤίτλοςLeast-squares iterative solution on a fixed-size VLSI architectureen
ΔημιουργόςT. S. Papatheodorouen
ΔημιουργόςPapadopoulou Elenien
ΔημιουργόςΠαπαδοπουλου Ελενηel
ΕκδότηςSpringer Linken
ΠερίληψηThe VLSI implementation of the Accelerated Overrelaxation (AOR) method, when used for the accurate computation of the least-squares solutions of overdetermined systems, is the problem addressed here. As the size of this computational task is usually very large, we use space-time domain expansion techniques to partition the computation and map it onto a fixed size VLSI architecture.en
ΤύποςPeer-Reviewed Journal Publicationen
ΤύποςΔημοσίευση σε Περιοδικό με Κριτέςel
Άδεια Χρήσηςhttp://creativecommons.org/licenses/by/4.0/en
Ημερομηνία2015-10-20-
Ημερομηνία Δημοσίευσης2005-
Βιβλιογραφική ΑναφοράLeast Squares Iterative Solution on a Fixed Size VLSI Architecture , E.P. Papadopoulou, T.S. Papatheodorou, Springer Verlag Lecture Notes in Computer Science, Vol.297, pp. 914-925. May 2005en

Υπηρεσίες

Στατιστικά