URI | http://purl.tuc.gr/dl/dias/4DE6CF6C-8F88-4CBA-8267-0DFA1D2291B9 | - |
Αναγνωριστικό | http://ieeexplore.ieee.org/xpl/login.jsp?tp=&arnumber=296166&url=http%3A%2F%2Fieeexplore.ieee.org%2Fiel1%2F40%2F7325%2F00296166.pdf%3Farnumber%3D296166 | - |
Αναγνωριστικό | https://doi.org/10.1109/40.296166 | - |
Γλώσσα | en | - |
Μέγεθος | 9 pages | en |
Τίτλος | Predicting and precluding problems with memory latency | en |
Δημιουργός | Boland K. | en |
Δημιουργός | Dollas Apostolos | en |
Δημιουργός | Δολλας Αποστολος | el |
Εκδότης | Institute of Electrical and Electronics Engineers | en |
Περίληψη | By examining the rate at which successive generations of processor and DRAM cycle times have been diverging over time, we can track the latency problem of computer memory systems. Our research survey starts with the fundamentals of single-level caches and moves to the need for multilevel cache hierarchies. We look at some of the current techniques for boosting cache performance, especially compiler-based methods for code restructuring and instruction and data prefetching. These two areas will likely yield improvements for a much larger domain of applications in the future. | en |
Τύπος | Peer-Reviewed Journal Publication | en |
Τύπος | Δημοσίευση σε Περιοδικό με Κριτές | el |
Άδεια Χρήσης | http://creativecommons.org/licenses/by/4.0/ | en |
Ημερομηνία | 2015-11-02 | - |
Ημερομηνία Δημοσίευσης | 1994 | - |
Θεματική Κατηγορία | Delay | en |
Θεματική Κατηγορία | Random access memory | en |
Θεματική Κατηγορία | Throughput | en |
Θεματική Κατηγορία | Clocks | en |
Θεματική Κατηγορία | Microprocessors | en |
Θεματική Κατηγορία | Content addressable storage | en |
Θεματική Κατηγορία | Boosting | en |
Θεματική Κατηγορία | Prefetching | en |
Θεματική Κατηγορία | Application software | en |
Θεματική Κατηγορία | Microcomputers | en |
Βιβλιογραφική Αναφορά | K. Boland and A. Dollas, "Predicting and precluding problems with memory latency", IEEE Micro, vol. 14, no. 4, pp. 59-67, Aug. 1994. doi:10.1109/40.296166 | en |