Ιδρυματικό Αποθετήριο
Πολυτεχνείο Κρήτης
EN  |  EL

Αναζήτηση

Πλοήγηση

Ο Χώρος μου

Hardware task scheduling for partially reconfigurable FPGAs

Charitopoulos Georgios, Koidis Iosif, Papadimitriou Kyprianos, Pnevmatikatos Dionysios

Απλή Εγγραφή


URIhttp://purl.tuc.gr/dl/dias/FFD65D39-9A2F-4134-A43E-F7280EE8F36F-
Αναγνωριστικόhttp://users.isc.tuc.gr/~kpapadimitriou/publications/2015arc-HWTaskSchedPRfpgas.pdf-
Γλώσσαen-
ΤίτλοςHardware task scheduling for partially reconfigurable FPGAs en
ΔημιουργόςCharitopoulos Georgiosen
ΔημιουργόςΧαριτοπουλος Γεωργιοςel
ΔημιουργόςKoidis Iosifen
ΔημιουργόςΚοϊδης Ιωσηφel
ΔημιουργόςPapadimitriou Kyprianosen
ΔημιουργόςΠαπαδημητριου Κυπριανοςel
ΔημιουργόςPnevmatikatos Dionysiosen
ΔημιουργόςΠνευματικατος Διονυσιοςel
ΠερίληψηPartial reconfiguration (PR) of FPGAs can be used to dynamically extend and adapt the functionality of computing systems, swapping in and out HW tasks. To coordinate the on-demand task execution, we propose and implement a run time system manager for scheduling software (SW) tasks on available processor(s) and hardware (HW) tasks on any number of reconfigurable regions of a partially reconfigurable FPGA. Fed with the initial partitioning of the application into tasks, the corresponding task graph, and the available task mappings, the RTSM considers the runtime status of each task and region, e.g. busy, idle, scheduled for reconfiguration/execution etc., to execute tasks. Our RTSM supports task reuse and configuration prefetching to minimize reconfigurations, task movement among regions to efficiently manage the FPGA area, and RR reservation for future reconfiguration and execution. We validate its correctness using our RTSM to execute an image processing application on a ZedBoard platform. We also evaluate its features within a simulation framework, and find that despite the technology limitations, our approach can give promising results in terms of quality of scheduling.en
ΤύποςΠλήρης Δημοσίευση σε Συνέδριοel
ΤύποςConference Full Paperen
Άδεια Χρήσηςhttp://creativecommons.org/licenses/by/4.0/en
Ημερομηνία2015-11-12-
Ημερομηνία Δημοσίευσης2015-
Θεματική ΚατηγορίαAutomatic computersen
Θεματική ΚατηγορίαAutomatic data processorsen
Θεματική ΚατηγορίαComputer hardwareen
Θεματική ΚατηγορίαComputing machines (Computers)en
Θεματική ΚατηγορίαElectronic brainsen
Θεματική ΚατηγορίαElectronic calculating-machinesen
Θεματική ΚατηγορίαElectronic computersen
Θεματική ΚατηγορίαHardware, Computeren
Θεματική Κατηγορίαcomputersen
Θεματική Κατηγορίαautomatic computersen
Θεματική Κατηγορίαautomatic data processorsen
Θεματική Κατηγορίαcomputer hardwareen
Θεματική Κατηγορίαcomputing machines computersen
Θεματική Κατηγορίαelectronic brainsen
Θεματική Κατηγορίαelectronic calculating machinesen
Θεματική Κατηγορίαelectronic computersen
Θεματική Κατηγορίαhardware computeren
Βιβλιογραφική ΑναφοράG. Charitopoulos, I. Koidis, K. Papadimitriou and D. Pnevmatikatos, "Hardware Task Scheduling for Partially Reconfigurable FPGAs", in HiPEAC Workshop on Reconfigurable Computing (WRC), January 2015. en

Υπηρεσίες

Στατιστικά