Institutional Repository
Technical University of Crete
EN  |  EL

Search

Browse

My Space

Implementation of a FEC decoder on a low power FPGA

Chondroulis Ioannis

Simple record


URIhttp://purl.tuc.gr/dl/dias/B36088BE-6903-4998-BC4D-FB36C388364C-
Identifierhttps://doi.org/10.26233/heallink.tuc.73991-
Languageel-
Extent83 σελίδεςel
TitleΥλοποίηση FEC decoder σε FPGA χαμηλής κατανάλωσηςel
TitleImplementation of a FEC decoder on a low power FPGAen
CreatorChondroulis Ioannisen
CreatorΧονδρουλης Ιωαννηςel
Contributor [Thesis Supervisor]Papaefstathiou Ioannisen
Contributor [Thesis Supervisor]Παπαευσταθιου Ιωαννηςel
Contributor [Committee Member]Liavas Athanasiosen
Contributor [Committee Member]Λιαβας Αθανασιοςel
Contributor [Committee Member]Dollas Apostolosen
Contributor [Committee Member]Δολλας Αποστολοςel
Contributor [Assistant]Brokalakis Andreasen
Contributor [Assistant]Μπροκαλακης Ανδρεαςel
PublisherΠολυτεχνείο Κρήτηςel
PublisherTechnical University of Creteen
Academic UnitTechnical University of Crete::School of Electrical and Computer Engineeringen
Academic UnitΠολυτεχνείο Κρήτης::Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστώνel
Content SummaryΈνα Ασύρματο Δίκτυο Αισθητήρων (ΑΔΑ) αποτελείται από κόμβους που συλλέγουν δεδομένα λαμβάνοντας μετρήσεις από το φυσικό περιβάλλον, τα επεξεργάζονται και τα αποστέλλουν ασύρματα σε άλλους κόμβους-συλλέκτες ή άλλα συστήματα επεξεργασίας Στα δίκτυα αυτά γίνεται χρήση υπολογιστικών στοιχείων με εξαιρετικά περιορισμένες δυνατότητες και αντίστοιχα πολύ μικρή κατανάλωση ενέργειας. Κατά συνέπεια, για την πραγματοποίηση της ασύρματης επικοινωνίας χρησιμοποιούνται πολύ απλοί μηχανισμοί και πρωτόκολλα ώστε από τη μία να ελαχιστοποιηθεί η κατανάλωση ισχύος και από την άλλη να μπορούν οι απλοί μικροεπεξεργαστές να διαχειριστούν το υπολογιστικό κόστος. Η εργασία αυτή προτείνει τη χρήση αισθητά πιο περίπλοκων μηχανισμών επικοινωνίας που επιτρέπουν την αποτελεσματική ανταλλαγή δεδομένων σε περιπτώσεις υψηλού θορύβου στο κανάλι επικοινωνίας και τη μετάδοση σε μεγαλύτερες αποστάσεις. Για την εφαρμογή των μηχανισμών αυτών φυσικά απαιτείται περισσότερη επεξεργαστική ισχύς, άρα και ενεργειακοί πόροι, από τους κόμβους του δικτύου για τη μετάδοση ενός πακέτου δεδομένων. Ταυτόχρονα όμως μπορούν να μειωθούν δραματικά οι επαναμεταδόσεις πακέτων, και άρα να προκύψει σημαντική συνολική εξοικονόμηση ενέργειας παρά το αυξημένο κόστος μετάδοσης ανά πακέτο.el
Type of ItemΔιπλωματική Εργασίαel
Type of ItemDiploma Worken
Licensehttp://creativecommons.org/licenses/by-nc/4.0/en
Date of Item2018-04-03-
Date of Publication2018-
SubjectForward error correctionen
Bibliographic CitationΙωάννης Χονδρούλης, "Υλοποίηση FEC decoder σε FPGA χαμηλής κατανάλωσης", Διπλωματική Εργασία, Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών, Πολυτεχνείο Κρήτης, Χανιά, Ελλάς, 2018el
Bibliographic CitationIoannis Chondroulis, "Implementation of a FEC decoder on a low power FPGA", Diploma Work, School of Electrical and Computer Engineering, Technical University of Crete, Chania, Greece, 2018en

Available Files

Services

Statistics