Ιδρυματικό Αποθετήριο
Πολυτεχνείο Κρήτης
EN  |  EL

Αναζήτηση

Πλοήγηση

Ο Χώρος μου

Πλήρης αρχιτεκτονική προσομοίωση στην ενσωματωμένη CPU-FPGA πλατφόρμα HARP

Kyriakidis Konstantinos

Απλή Εγγραφή


URIhttp://purl.tuc.gr/dl/dias/87FDDF71-30A5-4AD7-ADBE-2A9674DEE7E8-
Αναγνωριστικόhttps://doi.org/10.26233/heallink.tuc.82851-
Γλώσσαen-
Μέγεθος80 pagesen
ΤίτλοςFull system architectural simulation on the HARP integrated CPU-FPGA platformen
ΤίτλοςΠλήρης αρχιτεκτονική προσομοίωση στην ενσωματωμένη CPU-FPGA πλατφόρμα HARPel
ΔημιουργόςKyriakidis Konstantinosen
ΔημιουργόςΚυριακιδης Κωνσταντινοςel
Συντελεστής [Επιβλέπων Καθηγητής]Pnevmatikatos Dionysiosen
Συντελεστής [Επιβλέπων Καθηγητής]Πνευματικατος Διονυσιοςel
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Dollas Apostolosen
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Δολλας Αποστολοςel
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Papaefstathiou Ioannisen
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Παπαευσταθιου Ιωαννηςel
ΕκδότηςΠολυτεχνείο Κρήτηςel
ΕκδότηςTechnical University of Creteen
Ακαδημαϊκή ΜονάδαTechnical University of Crete::School of Electrical and Computer Engineeringen
Ακαδημαϊκή ΜονάδαΠολυτεχνείο Κρήτης::Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστώνel
ΠερίληψηSimulation is vital when developing novel software or hardware systems. Cycle accurate architectural simulators are extremely important tools for verifying experimental hardware platforms, system profiling, and advanced software development. Their main disadvantage is limited throughput when simulating large systems with multiple processing units and peripherals. This Master’s thesis describes the development process of a series of HW components for Intel’s HARP CPU-FPGA hybrid platform, that will be used to synthesize a Trace-Driven FPGAAccelerated Full-System Architectural Simulator. Essential development steps and protocols, that are required to incorporate accelerators on the HARP platform, are also highlighted. The developed modules, facilitate high-performance HW components that can accurately and efficiently simulate a highly configurable L1 Cache and 3 highly configurable Branch Predictor HW structures. Optimal performance for the proposed HW simulator can be achieved when executed in coordination with a fast functional simulator running on SW. A state of the art API exports trace-data from the functional simulation at run time, in order to load the HW modules. Using these data, the HW modules can accurately and efficiently execute architectural simulation. Apart from simulation results and timing statistics, the models can generate the system’s state at different timestamps, depending on the executed traces. These architectural checkpoints can later be used to either validate the functionality of the components, determine the overall system’s behavior using the sampling technique, execute new architectural simulations, or to warm-up other full system simulations.en
ΤύποςΜεταπτυχιακή Διατριβήel
ΤύποςMaster Thesisen
Άδεια Χρήσηςhttp://creativecommons.org/licenses/by/4.0/en
Ημερομηνία2019-08-19-
Ημερομηνία Δημοσίευσης2019-
Θεματική ΚατηγορίαHARP platformen
Θεματική ΚατηγορίαHardware architectureen
Θεματική ΚατηγορίαArchitectural simulationen
Θεματική ΚατηγορίαTrace-Drivenen
Θεματική ΚατηγορίαSamplingen
Θεματική ΚατηγορίαHybrid platformen
Θεματική Κατηγορία CCI-Pen
Θεματική ΚατηγορίαSystem-Statesen
Θεματική ΚατηγορίαOPAEen
Θεματική ΚατηγορίαHARPen
Θεματική ΚατηγορίαAFUen
Θεματική ΚατηγορίαASEen
Θεματική ΚατηγορίαFIUen
Θεματική ΚατηγορίαHWen
Θεματική ΚατηγορίαSWen
Θεματική ΚατηγορίαBPsen
Θεματική ΚατηγορίαAPIen
Βιβλιογραφική ΑναφοράKonstantinos Kyriakidis, "Full system architectural simulation on the HARP integrated CPU-FPGA platform", Master Thesis, School of Electrical and Computer Engineering, Technical University of Crete, Chania, Greece, 2019en
Βιβλιογραφική ΑναφοράΚωνσταντίνος Κυριακίδης, "Πλήρης αρχιτεκτονική προσομοίωση στην ενσωματωμένη CPU-FPGA πλατφόρμα HARP", Μεταπτυχιακή Διατριβή, Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών, Πολυτεχνείο Κρήτης, Χανιά, Ελλάς, 2019el

Διαθέσιμα αρχεία

Υπηρεσίες

Στατιστικά