Ιδρυματικό Αποθετήριο
Πολυτεχνείο Κρήτης
EN  |  EL

Αναζήτηση

Πλοήγηση

Ο Χώρος μου

Αξιολόγηση της πλατφόρμας Intel Harp με χρήση ενός επιταχυντή ARM με πολλαπλούς πυρήνες

Pekridis Georgios

Απλή Εγγραφή


URIhttp://purl.tuc.gr/dl/dias/458C03A7-DF20-42E8-B67E-7CD0D2327015-
Αναγνωριστικόhttps://doi.org/10.26233/heallink.tuc.83229-
Γλώσσαen-
Μέγεθος79 σελίδεςel
ΤίτλοςEvaluating the Intel Harp (tightly-coupled CPU-FPGA) platform with an ARM many-core acceleratoren
ΤίτλοςΑξιολόγηση της πλατφόρμας Intel Harp με χρήση ενός επιταχυντή ARM με πολλαπλούς πυρήνεςel
ΔημιουργόςPekridis Georgiosen
ΔημιουργόςΠεκριδης Γεωργιοςel
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Pnevmatikatos Dionysiosen
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Πνευματικατος Διονυσιοςel
Συντελεστής [Επιβλέπων Καθηγητής]Dollas Apostolosen
Συντελεστής [Επιβλέπων Καθηγητής]Δολλας Αποστολοςel
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Koutroulis Eftychiosen
Συντελεστής [Μέλος Εξεταστικής Επιτροπής]Κουτρουλης Ευτυχιοςel
ΕκδότηςΠολυτεχνείο Κρήτηςel
ΕκδότηςTechnical University of Creteen
Ακαδημαϊκή ΜονάδαTechnical University of Crete::School of Electrical and Computer Engineeringen
Ακαδημαϊκή ΜονάδαΠολυτεχνείο Κρήτης::Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστώνel
ΠεριγραφήΜεταπτυχιακή Διατριβή που υποβλήθηκε στη σχολή ΗΜΜΥ του Πολυτεχνείου Κρήτης για την πλήρωση προϋποθέσεων λήψης του Μεταπτυχιακού Διπλώματος Ειδίκευσηςel
ΠερίληψηThe purpose of this thesis was to evaluate Intel's platform with scalable Xeon CPU and an integrated Arria 10 FPGA. The communication between CPU and FPGA is done with three physical channels, one QPI (Quick Path Interconnect) coherent channel and two PCIe non-coherent channels. There is also a shared memory between the two sides. The read and write bandwidth of the FPGA to the shared memory is approximately 19 GB/s respectively. The FPGA side consists of a static and a reconfigurable part. The static part implements all the necessary components to establish the communication with the CPU. The reconfigurable part is connected with the static part through the Core Cache Interface protocol (CCI-P) that provides a level of abstraction to the developer for starting developing accelerators. The system consists of software and hardware implementations. The evaluation was done with an ARM many core accelerator. The ARM core has a 3-stage pipeline, it uses a 32-bit architecture and is implements the ARMv4 instruction set. Also it implements a few basic floating point instructions. The RTL for the ARM core was written in Bluespec System Verilog (BSV). The hardware architecture has 16 ARM cores. Each core has a direct-map cache with a variable size. Instruction and data memories of every core can be initialized from software in order to the processors can execute the programs that are defined by the developer. The code and the data for the internal memories of each core are read form binary files. Each core is assigned with buffers with a certain amount of memory space to read and write data from/to it. The hardware can have access to them with the use of physical addresses. For the purpose of measuring the bandwidth of the design STREAM benchmark was used. Plus a matrix multiplication test was made as a way to check how the architecture handles real life applications.en
ΤύποςΜεταπτυχιακή Διατριβήel
ΤύποςMaster Thesisen
Άδεια Χρήσηςhttp://creativecommons.org/licenses/by-nc/4.0/en
Ημερομηνία2019-09-19-
Ημερομηνία Δημοσίευσης2019-
Θεματική ΚατηγορίαARM acceleratoren
Θεματική ΚατηγορίαARM many-coreen
Θεματική ΚατηγορίαHeterogeneous architectureen
Θεματική ΚατηγορίαCPUen
Θεματική ΚατηγορίαARMen
Θεματική ΚατηγορίαFPGAen
Θεματική Κατηγορίαintegrated FPGAen
Θεματική ΚατηγορίαXeon CPUen
Θεματική ΚατηγορίαArria 10en
Θεματική ΚατηγορίαHARPen
Θεματική ΚατηγορίαIntelen
Βιβλιογραφική ΑναφοράGeorgios Pekridis, "Evaluating the Intel Harp (tightly-coupled CPU-FPGA) platform with an ARM many-core accelerator", Master Thesis, School of Electrical and Computer Engineering, Technical University of Crete, Chania, Greece, 2019en
Βιβλιογραφική ΑναφοράΓεώργιος Πεκρίδης, "Αξιολόγηση της πλατφόρμας Intel Harp με χρήση ενός επιταχυντή ARM με πολλαπλούς πυρήνες", Μεταπτυχιακή Διατριβή, Σχολή Ηλεκτρολόγων Μηχανικών και Μηχανικών Υπολογιστών, Πολυτεχνείο Κρήτης, Χανιά, Ελλάς, 2019el

Διαθέσιμα αρχεία

Υπηρεσίες

Στατιστικά