Ιδρυματικό Αποθετήριο
Πολυτεχνείο Κρήτης
EN  |  EL

Αναζήτηση

Πλοήγηση

Ο Χώρος μου

Multisplitting iterative methods on fixed-size VLSI architectures

Saridakis Ioannis, Papadopoulou Eleni

Απλή Εγγραφή


URIhttp://purl.tuc.gr/dl/dias/6046BEE3-CF4C-499F-B956-DB3163DBD5AC-
Αναγνωριστικόhttps://doi.org/10.1016/0956-0521(95)00036-4-
Γλώσσαen-
Μέγεθος8 pagesen
ΤίτλοςMultisplitting iterative methods on fixed-size VLSI architecturesen
ΔημιουργόςSaridakis Ioannisen
ΔημιουργόςΣαριδακης Ιωαννηςel
ΔημιουργόςPapadopoulou Elenien
ΔημιουργόςΠαπαδοπουλου Ελενηel
ΕκδότηςElsevieren
ΠερίληψηMultisplitting Iterative Methods is a parametrizable family of iterative methods capable of solving Large Linear Systems. They are formed by the proper weighted average of classical (or not) iterative schemes. Hence, they present a second level of inherent parallelism while, at the same time, they take advantage of the parallel hardware to decrease both the computational time and the number of iterations involved in the computation. The increasingly large size of linear systems and the consideration of realistically large, but fixed-size, VLSI architectures, for their solution, motivated this work. We design new fixed size VLSI modules, based on space-time partitioning techniques, to efficiently resolve the problems arising in the computation of an oversized iteration step.en
ΤύποςPeer-Reviewed Journal Publicationen
ΤύποςΔημοσίευση σε Περιοδικό με Κριτέςel
Άδεια Χρήσηςhttp://creativecommons.org/licenses/by/4.0/en
Ημερομηνία2015-10-16-
Ημερομηνία Δημοσίευσης1995-
Θεματική ΚατηγορίαGreek mathematicsen
Θεματική Κατηγορίαmathematics greeken
Θεματική Κατηγορίαgreek mathematicsen
Βιβλιογραφική ΑναφοράE. P. Papadopoulou, Y. G. Saridakis, “Multisplitting iterative methods on fixed-size VLSI architectures," Comp. Syst. in Eng. ,vol.6 ,no. 4-5, pp. 477-484, 1995.doi:10.1016/0956-0521(95)00036-4en

Υπηρεσίες

Στατιστικά