URI | http://purl.tuc.gr/dl/dias/B8E60BAC-1C33-4023-AFBF-27A5DD9AA5D3 | - |
Αναγνωριστικό | https://doi.org/10.26233/heallink.tuc.25751 | - |
Γλώσσα | en | - |
Μέγεθος | 54 pages | en |
Τίτλος | Implementation and evaluation of dynamic partial reconfiguration techniques on cryptographic algorithms | en |
Δημιουργός | Kasabalis Vasileios | en |
Δημιουργός | Κασαμπαλης Βασιλειος | el |
Συντελεστής [Επιβλέπων Καθηγητής] | Pnevmatikatos Dionysios | en |
Συντελεστής [Επιβλέπων Καθηγητής] | Πνευματικατος Διονυσιος | el |
Συντελεστής [Μέλος Εξεταστικής Επιτροπής] | Dollas Apostolos | en |
Συντελεστής [Μέλος Εξεταστικής Επιτροπής] | Δολλας Αποστολος | el |
Συντελεστής [Μέλος Εξεταστικής Επιτροπής] | Koutroulis Eftychios | en |
Συντελεστής [Μέλος Εξεταστικής Επιτροπής] | Κουτρουλης Ευτυχιος | el |
Εκδότης | Πολυτεχνείο Κρήτης | el |
Εκδότης | Technical University of Crete | en |
Ακαδημαϊκή Μονάδα | Πολυτεχνείο Κρήτης::Σχολή Ηλεκτρονικών Μηχανικών και Μηχανικών Υπολογιστών::Τομέας Ηλεκτρονικής και Αρχιτεκτονικής Υπολογιστών::Εργαστήριο Μικροεπεξεργαστών και Υλικού | el |
Περίληψη | In recent years the advantages of reconfigurable computing have make FPGAs important parts of many applications. One interesting characteristic of FPGAs is their ability to change parts of the design that runs on them dynamically. This procedure is called Partial Reconfiguration (PR). One disadvantage of PR is that sometimes it takes too much time to be completed and for real-time applications it has to be able to be executed fast. The purpose of this thesis is the implementation of designs that can perform PR with high throughput.
When a reconfiguration is taken place a partial bitstream file must be transferred from a memory where it is stored to the reconfiguration memory of the FPGA. This transfer can be executed by software code that runs on a processor (e.g. PowerPC or MicroBlaze) or by hardware. For this thesis several designs were implemented, each one uses one of these methods to transfer the partial bitstream and a deferent memory where the partial bitstreams are stored. The memories that were used on these designs were a Compact Flash, a DDR2 SDRAM and a SRAM. The final result was a design that can perform PR with high throughput. | en |
Τύπος | Διπλωματική Εργασία | el |
Τύπος | Diploma Work | en |
Άδεια Χρήσης | http://creativecommons.org/licenses/by-nc-nd/4.0/ | en |
Ημερομηνία | 2015-05-25 | - |
Ημερομηνία Δημοσίευσης | 2014 | - |
Θεματική Κατηγορία | Adaptive computing | en |
Θεματική Κατηγορία | Configurable computing systems | en |
Θεματική Κατηγορία | Reconfigurable computing systems | en |
Θεματική Κατηγορία | adaptive computing systems | en |
Θεματική Κατηγορία | adaptive computing | en |
Θεματική Κατηγορία | configurable computing systems | en |
Θεματική Κατηγορία | reconfigurable computing systems | en |
Βιβλιογραφική Αναφορά | Κασαμπαλής Βασίλειος, "Implementation and evaluation of dynamic partial reconfiguration techniques on cryptographic algorithms", Διπλωματική Εργασία, Τμήμα Ηλεκτρονικών Μηχανικών και Μηχανικών Υπολογιστών, Πολυτεχνείο Κρήτης, 2015. | el |
Βιβλιογραφική Αναφορά | Vasileios Kasabalis, "Implementation and evaluation of dynamic partial reconfiguration techniques on cryptographic algorithms", Diploma Work, School of Electronic Computer Engineering, Technical University of Crete, Chania, Greece, 2014 | el |